
PCB上(shàng)的任何一條走線在通(tōng)過高(gāo)頻信号的情況下都會(huì)對該信号造成時(shí)延時(shí),蛇形走線的主要作(zuò)用是補償“同一組相關"信号線中延時(shí)較小(xiǎo)的部分,這些(xiē)部分通(tōng)常是沒有(yǒu)或比其它信号少(shǎo)通(tōng)過另外的邏輯處理(lǐ);最典型的就是時(shí)鍾線,通(tōng)常它不需經過任何其它邏輯處理(lǐ),因而其延時(shí)會(huì)小(xiǎo)于其它相關信号。
高(gāo)速數(shù)字PCB闆的等線長是為(wèi)了使各信号的延遲差保持在一個(gè)範圍內(nèi),保證系統在同一周期內(nèi)讀取的數(shù)據的有(yǒu)效性(延遲差超過一個(gè)時(shí)鍾周期時(shí)會(huì)錯讀下一周期的數(shù)據),一般要求延遲差不超過1/4時(shí)鍾周期,單位長度的線延遲差也是固定的,延遲跟線寬,線長,銅厚,闆層結構有(yǒu)關,但(dàn)線過長會(huì)增大(dà)分布電(diàn)容和(hé)分布電(diàn)感,使信号質量,所以時(shí)鍾IC引腳一般都接RC端接,但(dàn)蛇形走線并非起電(diàn)感的作(zuò)用,相反的,電(diàn)感會(huì)使信号中的上(shàng)升元中的高(gāo)次諧波相移,造成信号質量惡化,所以要求蛇形線間(jiān)距最少(shǎo)是線寬的兩倍,信号的上(shàng)升時(shí)間(jiān)越小(xiǎo)就越易受分布電(diàn)容和(hé)分布電(diàn)感的影(yǐng)響。
因為(wèi)應用場(chǎng)合不同具不同的作(zuò)用,如果蛇形走線在電(diàn)腦(nǎo)闆中出現,其主要起到一個(gè)濾波電(diàn)感的作(zuò)用,提高(gāo)電(diàn)路的抗幹擾能力,電(diàn)腦(nǎo)主機闆中的蛇形走線。
主要用在一些(xiē)時(shí)鍾信号中,如CIClk,AGPClk,它的作(zuò)用有(yǒu)兩點:
1、阻抗匹配;
2、濾波電(diàn)感。
對一些(xiē)重要信号,如INTEL HUB架構中的HUBLink,一共13根,跑233MHz,要求必須嚴格等長,以消除時(shí)滞造成的隐患,繞線是唯一的解決辦法。一般來(lái)講,蛇形走線的線距>=2倍的線寬。PCI闆上(shàng)的蛇行(xíng)線就是為(wèi)了适應PCI 33MHzClock的線長要求。若在一般普通(tōng)PCB闆中,是一個(gè)分布參數(shù)的 LC濾波器(qì),還(hái)可(kě)作(zuò)為(wèi)收音(yīn)機天線的電(diàn)感線圈,短(duǎn)而窄的蛇形走線可(kě)做(zuò)保險絲等等。