PCB闆的繪制(zhì)經驗總結:
(1):畫(huà)原理(lǐ)圖的時(shí)候管腳的标注一定要用網絡 NET不要用文本TEXT否則導PCB設計(jì)的時(shí)候會(huì)出問題
(2):畫(huà)完原理(lǐ)圖的時(shí)候一定要讓所有(yǒu)的元件都有(yǒu)封裝,否則導PCB的時(shí)候會(huì)找不到元件
有(yǒu)的元件在庫裏找不到是要自己畫(huà)的,其實實際中還(hái)是自己畫(huà)好,最後有(yǒu)一個(gè)自己的庫,那(nà)才叫方便呢。畫(huà)的過程是啓動FILE/NEW--》選擇SCH LIB--》這就進入了零件編輯庫--》畫(huà)完後在該元件上(shàng)又鍵TOOLS-RENAME COMPONENT可(kě)重命名元件。
元件封裝的畫(huà)發跟這個(gè)也一樣,但(dàn)是選擇的是PCB LIB,元件的邊框是在是在TOPOverlay層,為(wèi)黃色。
(3):畫(huà)完後要給元件按順序重命名,選擇TOOLS工具----》ANNOTATE注釋然後選擇順序
(4):在轉化成PCB前,要生(shēng)成報表,主要是網絡表 選擇DESIGN設計(jì)----》Creat Netlist創建網絡表
(5):還(hái)有(yǒu)就是要檢查電(diàn)器(qì)規則:選擇TOOLS――。>ERC
(6): 然後就可(kě)以生(shēng)成PCB了生(shēng)成的過程若有(yǒu)錯誤一定把原理(lǐ)圖修改正确了再生(shēng)成PCB
(7):PCB首先一定要步好局,應讓線走的越短(duǎn)越好,過孔越少(shǎo)越好。
(8):畫(huà)線之前先設計(jì)規則:TOOLS―――Design Rules, Routing中的Clearance Constrain的GAP設計(jì)時(shí)可(kě)選10也可(kě)選12,ROUTING VIA STYLE中設置過孔,漢盤的最大(dà)外直徑最小(xiǎo)外直徑,最大(dà)內(nèi)直徑,最小(xiǎo)內(nèi)直徑的大(dà)小(xiǎo)。WIDTh Constraint 設置的是線的寬度,最大(dà)最小(xiǎo)
(9):畫(huà)線的寬度一般普通(tōng)的就12MIL,外圍一圈電(diàn)源和(hé)地線就120或100,片子的電(diàn)源和(hé)地就50或40或30,晶鎮線要粗,要放在單片機旁,公用線要粗,長距離線要粗,線不能拐直角要45度,電(diàn)源和(hé)地還(hái)有(yǒu)其他的标志(zhì)一定要在TOPLAY中标明(míng),方便調試連線。
若發現圖不正确,一定要先改原理(lǐ)圖,再用原理(lǐ)圖更PCB.
(10):VIEW選項裏最下邊的選項可(kě)以選英制(zhì)還(hái)是毫米。
(11):為(wèi)了提高(gāo)闆子的抗幹擾性,最好最後敷銅,選擇敷銅圖标,出現 對話(huà)框,該圖中Net Option選擇連接的網絡,其下的兩個(gè)選項要選上(shàng),HATCHING STYLE,選擇敷銅的形式,這個(gè)随便。GRID SIZE是敷銅格點間(jiān)距,TRACK WIDTH設置線寬與我們畫(huà)PCB的線寬要一緻,LOCKPrimitives比選,其他的兩項按圖上(shàng)做(zuò)就可(kě)。